
- Tài liệu trao đổi - tập huấn về chuẩn bị sẵn sàng và ứng cứu sự cố tràn dầu
- Trồng thử nghiệm giống ngô lai đơn SSC557 tại huyện Tiên Yên
- Công tác đào tạo sau đại học tại Viện Mác-Lênin-Hồ Chí Minh
- Nghiên cứu công nghệ đúc hai lớp hệ hợp kim gang Cr26 - thép C25 để chế tạo chi tiết búa đập than cho các nhà máy nhiệt điện
- Nghiên cứu khả năng sản xuất tinh trùng đông lạnh của một số giống bò nuôi tại trung tâm Môncađa
- Nghiên cứu thiết kế chế tạo một số cảm biến trong hệ thống quan trắc khí thải công nghiệp dựa trên nguyên lý quang học
- Đánh giá sự sinh trưởng khả năng phát triển và cho thịt của con lai giữa bò cái nền F1 và một số giống bò đực cao sản
- Cơ sở lý luận và thực tiễn xây dựng những qui định áp dụng cơ chế tự chủ tài chính trong tổ chức và hoạt động của Tạp chí Kiểm toán
- Nghiên cứu đề xuất giải pháp và công nghệ cấp nước sinh hoạt quy mô hộ gia đình và cụm dân cư nhỏ lẻ trong điều kiện hạn hán xâm nhập mặn tại các tỉnh ven biển vùng đồng bằng sông Cửu Long
- Quá trình hình thành và phát triển của kinh tế tự túc ở vùng tự do liên khu V trong kháng chiến chống thực dân Pháp (1946-1954)



- Kết quả thực hiện nhiệm vụ
102.02-2016.12
2020-66-638/KQNC
Nghiên cứu phương pháp hiệu chỉnh nền trên miền số các sai lệch kênh cho các bộ ADC ghép xen thời gian ứng dụng trong máy thu trực tiếp RF băng rộng
Học viện Kỹ thuật Quân sự
Bộ Quốc phòng
Quốc gia
TS .Lê Đức Hân
PGS.TS. Hoàng Văn Phúc(2)(1), PGS.TS. Nguyễn Đức Minh(3), TS. Hoàng Minh Thiện, TS. Trịnh Quang Kiên, ThS. Tạ Văn Thành, ThS. Vũ Ngọc Anh, ThS. Nguyễn Hữu Thọ, ThS. Đinh Thị Kim Phượng
Kỹ thuật điện, kỹ thuật điện tử, kỹ thuật thông tin
01/04/2017
01/04/2019
2019
Hà Nội
158 tr.
Đề xuất kỹ thuật hiệu chỉnh nền hoàn toàn số cho các sai lệch kênh trong TIADC và xử lý đồng thời nhiều loại sai lệch kênh khác nhau giữa các bộ ADC thành phần. Sửa lỗi hoàn toàn trên miền số cho các thành phần xuyên điều chế hay các thành phần méo hài gây ra bời các nhiễu mạnh bên trong các kênh mong muốn, nhằm nâng cao hơn nữa hiệụ năng của các máy thu RF số hóa trực tiếp băng rộng. Đồng thời, đề xuất các giải pháp tuyến tính hóa cho các bộ khuêch đại công suất trong máy phát và tối ưu các mạch số học hiệu quả trong các máy thu phát số. Thực hiện thiết kế và tối ưu trên phần cứng cho các thuật toán đề xuất và tối ưu hóa các mạch số học để thực hiện các thuật toán xử lý số trong các máy thu phát vô tuyến thế hệ mới. Thiết kế mạch số và thực thi trên nền tảng FPGA cho phần hiệu chỉnh hoàn toàn số, hướng tới sẵn sàng cho việc chế tạo vi mạch và có thể tích hợp vào lõi ADC hoàn chỉnh trong tương lai.
24 Lý Thường Kiệt, Hà Nội
17538