
- Xây dựng vùng sản xuất lúa giống mới giá trị cao gắn với tiêu thụ sản phẩm
- Nghiên cứu soát xét tiêu chuẩn TCVN 6220: 1997 Cốt liệu nhẹ cho bê tông - Sỏi dăm sỏi và cát keramzit - Yêu cầu kỹ thuật
- Nghiên cứu tiềm năng và khả năng sử dụng phế thải công nghiệp VN để SX VLXD
- Nghiên cứu phát triển trồng một số loài rong biển phù hợp trong các mô hình nuôi tôm nước lợ cho khu vực xâm nhập mặn ở Đồng Bằng Sông Cửu Long
- Ứng dụng tiến bộ khoa học công nghệ xây dựng mô hình ương giống và nuôi thương phẩm cá bống tượng (Oxyeleotris marmorata) tại tỉnh An Giang
- Thế hệ trẻ Người Hoa
- Xây dựng mô hình chăn nuôi gà thả vườn chất lượng cao và an toàn sinh học tại huyện Phú Bình
- Bộ chỉ số đo lường mức độ liên kết, hợp tác vùng: Kinh nghiệm quốc tế và các đề xuất cho Việt Nam
- Xây dựng giải pháp kết cấu điển hình trạm biến áp 110-220 KV Tập I
- Hồ Chí Minh-Biên niên tiểu sử Tập 5 (1951-1954)



- Kết quả thực hiện nhiệm vụ
102.02-2016.12
2020-66-638/KQNC
Nghiên cứu phương pháp hiệu chỉnh nền trên miền số các sai lệch kênh cho các bộ ADC ghép xen thời gian ứng dụng trong máy thu trực tiếp RF băng rộng
Học viện Kỹ thuật Quân sự
Bộ Quốc phòng
Quốc gia
TS .Lê Đức Hân
PGS.TS. Hoàng Văn Phúc(2)(1), PGS.TS. Nguyễn Đức Minh(3), TS. Hoàng Minh Thiện, TS. Trịnh Quang Kiên, ThS. Tạ Văn Thành, ThS. Vũ Ngọc Anh, ThS. Nguyễn Hữu Thọ(5), ThS. Đinh Thị Kim Phượng
Kỹ thuật điện, kỹ thuật điện tử, kỹ thuật thông tin
01/04/2017
01/04/2019
2019
Hà Nội
158 tr.
Đề xuất kỹ thuật hiệu chỉnh nền hoàn toàn số cho các sai lệch kênh trong TIADC và xử lý đồng thời nhiều loại sai lệch kênh khác nhau giữa các bộ ADC thành phần. Sửa lỗi hoàn toàn trên miền số cho các thành phần xuyên điều chế hay các thành phần méo hài gây ra bời các nhiễu mạnh bên trong các kênh mong muốn, nhằm nâng cao hơn nữa hiệụ năng của các máy thu RF số hóa trực tiếp băng rộng. Đồng thời, đề xuất các giải pháp tuyến tính hóa cho các bộ khuêch đại công suất trong máy phát và tối ưu các mạch số học hiệu quả trong các máy thu phát số. Thực hiện thiết kế và tối ưu trên phần cứng cho các thuật toán đề xuất và tối ưu hóa các mạch số học để thực hiện các thuật toán xử lý số trong các máy thu phát vô tuyến thế hệ mới. Thiết kế mạch số và thực thi trên nền tảng FPGA cho phần hiệu chỉnh hoàn toàn số, hướng tới sẵn sàng cho việc chế tạo vi mạch và có thể tích hợp vào lõi ADC hoàn chỉnh trong tương lai.
24 Lý Thường Kiệt, Hà Nội
17538