
- Tài liệu hỗ trợ học tập tin học 7: Tập I
- Nghiên cứu thiết kế chế tạo chip RF chuyên dụng trên công nghệ CMOS sử dụng cho các máy thông tin vô tuyến điện hoạt động ở dải sóng HF VHF
- Ứng dụng tiến bộ khoa học và công nghệ xây dựng mô hình chuỗi giá trị cho cây lạc và cây lúa ở huyện Yên Thủy tỉnh Hòa Bình
- Đánh giá hiệu quả các mô hình chuyển đổi sang nuôi trồng thuỷ sản ở Đòng bằng sông Cửu Long
- Áp dụng các sáng chế số 7913 9529 và giải pháp hữu ích số HI-0201 để sản xuất phân bón hữu cơ vi sinh từ phân thải chăn nuôi bùn mía và than bùn tại tỉnh Gia Lai
- Xây dựng chương trình đào tạo và bồi dưỡng những kỹ năng lãnh đạo quản lý điều hành theo chức danh cán bộ chủ chốt cơ sở phường xã ở TpHCM
- Nghiên cứu đánh giá tiêu thụ năng lượng các công trình dân dụng và đề xuất giải pháp quản lý sử dụng năng lượng tiết kiệm và hiệu quả
- Nghiên cứu xây dựng mô hình chiếu sáng hiệu quả năng lượng cho đường hẻm
- Nghiên cứu dự báo nguy cơ mắc bệnh mạch vành mạch não đề xuất một giải pháp thích hợp cho các đối tượng nguy cơ tại tỉnh Quảng Nam
- Nghiên cứu thiết kế và công nghệ chế tạo thiết bị đóng cọc nhiều hướng trên xà lan 2000 tấn phục vụ thi công công trình thuỷ - Bảng chỉ tiêu kỹ thuật của các thiết bị đóng



- Kết quả thực hiện nhiệm vụ
102.02-2016.12
2020-66-638/KQNC
Nghiên cứu phương pháp hiệu chỉnh nền trên miền số các sai lệch kênh cho các bộ ADC ghép xen thời gian ứng dụng trong máy thu trực tiếp RF băng rộng
Học viện Kỹ thuật Quân sự
Bộ Quốc phòng
Quốc gia
TS .Lê Đức Hân
PGS.TS. Hoàng Văn Phúc(2)(1), PGS.TS. Nguyễn Đức Minh, TS. Hoàng Minh Thiện, TS. Trịnh Quang Kiên, ThS. Tạ Văn Thành, ThS. Vũ Ngọc Anh, ThS. Nguyễn Hữu Thọ, ThS. Đinh Thị Kim Phượng
Kỹ thuật điện, kỹ thuật điện tử, kỹ thuật thông tin
01/04/2017
01/04/2019
2019
Hà Nội
158 tr.
Đề xuất kỹ thuật hiệu chỉnh nền hoàn toàn số cho các sai lệch kênh trong TIADC và xử lý đồng thời nhiều loại sai lệch kênh khác nhau giữa các bộ ADC thành phần. Sửa lỗi hoàn toàn trên miền số cho các thành phần xuyên điều chế hay các thành phần méo hài gây ra bời các nhiễu mạnh bên trong các kênh mong muốn, nhằm nâng cao hơn nữa hiệụ năng của các máy thu RF số hóa trực tiếp băng rộng. Đồng thời, đề xuất các giải pháp tuyến tính hóa cho các bộ khuêch đại công suất trong máy phát và tối ưu các mạch số học hiệu quả trong các máy thu phát số. Thực hiện thiết kế và tối ưu trên phần cứng cho các thuật toán đề xuất và tối ưu hóa các mạch số học để thực hiện các thuật toán xử lý số trong các máy thu phát vô tuyến thế hệ mới. Thiết kế mạch số và thực thi trên nền tảng FPGA cho phần hiệu chỉnh hoàn toàn số, hướng tới sẵn sàng cho việc chế tạo vi mạch và có thể tích hợp vào lõi ADC hoàn chỉnh trong tương lai.
24 Lý Thường Kiệt, Hà Nội
17538