
- Hoạt động giám sát của Quốc hội Việt Nam trong cơ chế giám sát quyền lực nhà nước
- Nghiên cứu quy trình phòng và trị một số bệnh trên bò sữa để góp phần tăng nguồn sữa sạch cho nhà máy sữa tại khu vực thành phố Hồ Chí Minh
- Dịch tễ học bệnh phổi tắc nghẽn mạn tính (COPD) ở Việt Nam và các biện pháp dự phòng điều trị
- Nghiên cứu cơ sở khoa học và thực tiễn để hoàn thiện quy định kỹ thuật về lập điều chỉnh quy hoạch sử dụng đất và lập kế hoạch sử dụng đất hàng năm cấp huyện phù hợp với luật đất đai 2013
- Nghiên cứu đánh giá và đề xuất sử dụng mô hình mặt biển tự nhiên MDT (Mean Dynamic Topography) ở Việt Nam
- Nghiên cứu hệ thống xác định tự động vị trí contianer cho xe nâng chụp tại các kho bãi contianer
- Nghiên cứu luận cứ khoa học và thực tiễn xây dựng quy định hướng dẫn quản lý chương trình phát triển thị trường công nghệ
- Kinh tế và chính trị thế giới năm 2021 và triển vọng năm 2022
- Hoàn thiện công nghệ sản xuất gỗ khối chất lượng cao từ một số loài gỗ rừng trồng phục vụ sản xuất đồ mộc nội thất và hàng thủ công mỹ nghệ
- Nghiên cứu thiết kế và công nghệ chế tạo thiết bị đóng cọc nhiều hướng trên xà lan 2000 tấn phục vụ thi công công trình thuỷ - Chứng chỉ đóng cọc thử tại nhà máy lọc dầu Dung Quât và Cảng Đình Vũ



- Kết quả thực hiện nhiệm vụ
102.02-2016.12
2020-66-638/KQNC
Nghiên cứu phương pháp hiệu chỉnh nền trên miền số các sai lệch kênh cho các bộ ADC ghép xen thời gian ứng dụng trong máy thu trực tiếp RF băng rộng
Học viện Kỹ thuật Quân sự
Bộ Quốc phòng
Quốc gia
TS .Lê Đức Hân
PGS.TS. Hoàng Văn Phúc(2)(1), PGS.TS. Nguyễn Đức Minh(3), TS. Hoàng Minh Thiện, TS. Trịnh Quang Kiên, ThS. Tạ Văn Thành, ThS. Vũ Ngọc Anh, ThS. Nguyễn Hữu Thọ, ThS. Đinh Thị Kim Phượng
Kỹ thuật điện, kỹ thuật điện tử, kỹ thuật thông tin
01/04/2017
01/04/2019
2019
Hà Nội
158 tr.
Đề xuất kỹ thuật hiệu chỉnh nền hoàn toàn số cho các sai lệch kênh trong TIADC và xử lý đồng thời nhiều loại sai lệch kênh khác nhau giữa các bộ ADC thành phần. Sửa lỗi hoàn toàn trên miền số cho các thành phần xuyên điều chế hay các thành phần méo hài gây ra bời các nhiễu mạnh bên trong các kênh mong muốn, nhằm nâng cao hơn nữa hiệụ năng của các máy thu RF số hóa trực tiếp băng rộng. Đồng thời, đề xuất các giải pháp tuyến tính hóa cho các bộ khuêch đại công suất trong máy phát và tối ưu các mạch số học hiệu quả trong các máy thu phát số. Thực hiện thiết kế và tối ưu trên phần cứng cho các thuật toán đề xuất và tối ưu hóa các mạch số học để thực hiện các thuật toán xử lý số trong các máy thu phát vô tuyến thế hệ mới. Thiết kế mạch số và thực thi trên nền tảng FPGA cho phần hiệu chỉnh hoàn toàn số, hướng tới sẵn sàng cho việc chế tạo vi mạch và có thể tích hợp vào lõi ADC hoàn chỉnh trong tương lai.
24 Lý Thường Kiệt, Hà Nội
17538