Thông tin nhà nghiên cứu KH&CN

Mã NNC: CB.43960

TS Vũ Hoàng Gia

Cơ quan/đơn vị công tác: Học viện Kỹ thuật Quân sự

Lĩnh vực nghiên cứu:

  • Danh sách các Bài báo/Công bố KH&CN
  • Danh sách các Nhiệm vụ KH&CN đã tham gia
[1]

Prefix-based Multi-pattern Matching on FPGA

Hoang-Gia Vu, Yen Hoang Thi
2020 International Conference on Greeen and Human Information Technology (ICGHIT), pp. 271-272, Feb 2020 - Năm xuất bản: 2020; ISSN/ISBN:
[2]

Performance Evaluation of Quine-McCluskey method on multi-core CPU

Hoang-Gia Vu, Ngoc-Dai Bui, Anh-Tu Nguyen, ThanhBangLe
8th NAFOSTED Conference on Information and Computer Science (NICS), pp. 60-64, Dec 2021 - Năm xuất bản: 2021; ISSN/ISBN:
[3]

An Approach to Design a Multi-Protocol Gateway Device for Internet of Things System

Thanh Bang Le, Hoang-Gia Vu, Hai Duong Nguyen, and The Son Vu
8th NAFOSTED Conference on Information and Computer Science (NICS), pp. xx-xx, Dec 2021 - Năm xuất bản: 2021; ISSN/ISBN:
[4]

Encoder-based Many-Pattern Matching on FPGAs

Hoang-Gia Vu, Ngoc-Dai Bui
25th IEEE Symposium on Low-Power and High-Speed Chips and Systems (COOL Chips 25), pp. 1-5, Tokyo, Japan, April 20, 2022. - Năm xuất bản: 2022; ISSN/ISBN:
[5]

A Novel In-memory Matching Circuit Based on Non-volatile Resistive Memory

Quang-Kien Trinh, Quang-Manh Duong, Xuan-Tien Do, Van-Phuc Hoang, Hoang-Gia Vu, Van-Ngoc Dinh, Xuan-Uoc Dao
2022 International Conference on IC Design and Technology (ICICDT), pp. 97-100, Sep 2022 - Năm xuất bản: 2022; ISSN/ISBN:
[6]

Mapping Boolean Functions onto Lookup-Tables on FPGAs

Hoang-Gia Vu, Dai-Do Tran, Ngoc-Dai Bui, Thanh-Bang Le, Hai-Duong Nguyen
2022 International Conference on Computing and Communication Technology (RIVF), Dec 2022.2022 - Năm xuất bản: 2022; ISSN/ISBN:
[7]

Boolean-Function-Based IP Lookup on FPGAs

Dai-Do Tran, Hoang-Gia Vu
2023 International Conference on Advanced Technologies for Communications (ATC), Oct 2023 - Năm xuất bản: 2023; ISSN/ISBN:
[8]

SHA256-based Approach for Matching Yara Rules on FPGAs

Hoang-Gia Vu, Truong-Son Ngo, Hai-Duong Nguyen, Do Xuan Tien
12th International Conference on Green and Human Information Technology (ICGHIT2024), pp. 137-141, Ha Noi, Vietnam, Jan 2024. - Năm xuất bản: 2024; ISSN/ISBN:
[9]

A Reliable High-speed Compact In-memory Matching Circuit for CAM-Application Based on NV-RAM

Quang-Manh Duong, Quang-Kien Trinh , Hai-Duong Nguyen, Van-Phuc Hoang, Hoang-Gia Vu, Dinh-Ha Dao, Duy-Manh Luong, Van-Toan Tran
Journal on Information Technologies & Communication, pp. 101-111, vol. 2, 2022. - Năm xuất bản: 2022; ISSN/ISBN:
[10]

Efficient Hardware Task Migration for Heterogeneous FPGA Computing Using HDL-based Checkpointing

Hoang-Gia Vu, Takashi Nakada, and Yasuhiko Nakashima
Integration, the VLSI journal, pp 180-192, Vol 77, March 2021 - Năm xuất bản: 2021; ISSN/ISBN:
[11]

CPRtree: A Tree-Based Checkpointing Architecture for Heterogeneous FPGA Computing

Hoang Gia Vu, Supasit Kajkamhaeng, Shinya Takamaeda-Yamazaki, Yasuhiko Nakashima
2016 Fourth International Symposium on Computing and Networking (CANDAR) - Năm xuất bản: 2016; ISSN/ISBN:
[12]

CPRring: A Structure-Aware Ring-Based Checkpointing Architecture for FPGA Computing

Hoang Gia Vu, Shinya Takamaeda-Yamazaki, Takashi Nakada, Yasuhiko Nakashima
2017 IEEE 25th Annual International Symposium on Field-Programmable Custom Computing Machines (FCCM) - Năm xuất bản: 2017; ISSN/ISBN:
[13]

Efficient Multitasking on FPGA Using HDL-Based Checkpointing

Hoang Gia Vu, Takashi Nakada, Yasuhiko Nakashima
Lecture Notes in Computer Science, Springer - Năm xuất bản: 2018; ISSN/ISBN:
[14]

A Tree-Based Checkpointing Architecture for the Dependability of FPGA Computing

Hoang Gia Vu, Shinya Takamaeda-Yamazaki, Takashi Nakada, Yasuhiko Nakashima
IEICE TRANSACTIONS on Information and Systems - Năm xuất bản: 2018; ISSN/ISBN:
[1]

Phát hiện phần cứng gián điệp trong vi mạch chuyên dụng sử dụng phương pháp phân tích kênh bên

Cơ quan quản lý nhiệm vụ/cấp kinh phí: Bộ Khoa học và Công nghệ
Thời gian thực hiện: 01/01/2020 - 01/06/2021; vai trò: Thành viên
[2]

Bộ nhớ từ trở tích hợp sử dụng hiệu ứng truyền tải spin: Một công nghệ mới triển vọng để xây dựng hệ thống tính toán hiệu suất cao và tiết kiệm năng lượng

Cơ quan quản lý nhiệm vụ/cấp kinh phí: Quỹ Phát triển khoa học và công nghệ Quốc gia
Thời gian thực hiện: 01/07/2019 - 01/06/2022; vai trò: Thành viên
[3]

Bộ nhớ từ trở tích hợp sử dụng hiệu ứng truyền tải spin: Một công nghệ mới triển vọng để xây dự hệ thống tính toán hiệu suất cao và tiết kiệm năng lượng.

Cơ quan quản lý nhiệm vụ/cấp kinh phí: Quỹ phát triển khoa học và công nghệ quốc gia
Thời gian thực hiện: 4/2019 - 10/2022; vai trò: Thành viên chủ chốt